產(chǎn)品分類
  • 解決方案
    智能交互一體機(jī)
    智能會(huì)議系統(tǒng)
    人臉識(shí)別系統(tǒng)
  • 自有產(chǎn)品
    檢測模塊
    屏蔽器
  • 電容|電阻
    CBB電容
    電解電容
    薄膜電容
    電位器
    獨(dú)石電容
    功率電阻
    精密電阻
    鉭電容
    陶瓷電阻
    陶瓷電容
  • 繼電器 | 傳感器
    繼電器
    傳感器
  • 晶體振蕩器
    無源晶振
    有源晶振
  • 連接器
    射頻連接器
    psmp連接器
    POGOPIN連接器
    SMA/SMB連接器
    背板連接器
    板對板連接器
    電源連接器
    混合連接器
    連接頭
    其它連接器
  • 模塊組件
    開關(guān)
    GPS模塊
    檢測模塊
  • 電感類?|?磁性材料|保險(xiǎn)絲
    電感
    磁性材料
    保險(xiǎn)絲
  • 變壓器
    變壓器
  • 天線產(chǎn)品
    天線
  • 半導(dǎo)體器件
    分立器件
    IC芯片
    功率器件
  • 存儲(chǔ)器件
    硬盤
    內(nèi)存
    存儲(chǔ)卡
  • 顯示器件
    發(fā)光管
    液晶屏
  • 光模塊
    光模塊
  • 濾波器
    EMI濾波器
    電源濾波器
    射頻濾波器
  • GPS模塊
  • 其他設(shè)備
    半導(dǎo)體模塊
    柜鎖
    無磁螺絲
    外殼底座
    防護(hù)罩
    厚膜電路
    工具儀器
精品信息

晶振在計(jì)算機(jī)中的作用

2017-06-30 00:00瀏覽數(shù):130
晶振在計(jì)算機(jī)中的作用
     

 主板時(shí)鐘芯片電路提供應(yīng)CPU,主板芯片組和各級(jí)總線(CPU總線,AGP總線,PCI總線,PCIE總線等)和主板各個(gè)接口部分基本工作頻率,有了它,計(jì)算機(jī)才能在CPU控制下,按步就班,協(xié)調(diào)地完成各項(xiàng)功能工作:    

   1.晶振的工作原理: 主板時(shí)鐘芯片即分頻器的原始工作振蕩頻率,由石英晶體多諧振蕩器的諧振頻率來產(chǎn)生,晶振其實(shí)是一個(gè)頻率產(chǎn)生器,他主要把傳進(jìn)去的電壓轉(zhuǎn)化為頻率信號(hào)。提供應(yīng)分頻率一個(gè)基準(zhǔn)的14.318MHZ的振蕩頻率,它是一個(gè)多諧振蕩器的正回饋環(huán)電路,也就是說它把輸入作為輸出,把輸出作為輸入的回饋頻率,象這樣一個(gè)永無休止的循環(huán)自激過程。    

   ⒉在主板上常見的時(shí)鐘晶振:有14.318M(主時(shí)鐘)與32.768HZ(南橋 旁邊的時(shí)鐘)  

  ⒊時(shí)鐘集成芯片簡介:他主要起著放大頻率和縮小頻率的作用,他和晶振組合后才能在主板上起作用。我們把他稱做為時(shí)鐘發(fā)生器(晶振+時(shí)鐘集成芯片)  

  ⒋時(shí)鐘發(fā)生器的工作原理:時(shí)鐘我們可以把他定義為各個(gè)部件的總線頻率速度,他起著分配給各個(gè)部件的頻率使他們能夠正常工作。當(dāng)晶振通電后發(fā)出的頻率送入時(shí)鐘集成芯片,它的各腳會(huì)傳出相對應(yīng)的頻率通個(gè)時(shí)鐘集成芯片旁邊的電阻(時(shí)鐘集成芯片旁邊左右兩邊一排的小電阻基本為220=22歐,330=33歐).而內(nèi)存,與AGP這些高速的時(shí)鐘是由北橋內(nèi)部提供應(yīng)它的,(注有些主板AGP時(shí)鐘不是由北橋提供的)將頻率信號(hào)分配到主板各個(gè)部件如(PCI 33M,CPU 100M133M200M I/O 48M和14M,南橋33M &14M北橋100M7&133M&200M 時(shí)鐘集成芯片    上面講到了時(shí)鐘的產(chǎn)生,那他是如何工作的接下來我給大家講解一下時(shí)鐘集成芯片.時(shí)鐘集成芯片的工作條件:    ①.供電→他的供電基本上都經(jīng)過個(gè)子較大的貼片電感進(jìn)入時(shí)鐘集成芯片(貼片電感時(shí)鐘集成芯片四周就可以找到 因?yàn)樗绕渌忠稽c(diǎn))。時(shí)鐘集成芯片早期的供電有2組到3組:2組供電為2.5V與3.3V 3組供電為2.5V與2.8V時(shí)鐘集成芯片芯片后期的供電有1組到2組:1組為+3.3V 2組為3.3V與2.5V    ②PG信號(hào)是在啟動(dòng)時(shí)輸出電壓都穩(wěn)定后再給電腦一個(gè)啟動(dòng)信號(hào),讓電腦正式啟動(dòng),而在意外斷電時(shí)也能及時(shí)地送出關(guān)機(jī)信號(hào)讓電腦立刻停止工作,對電腦的穩(wěn)定和外設(shè)起了很大的保護(hù)作用。PG信號(hào)基本是通過時(shí)鐘集成芯片芯片旁邊的阻值較大的電阻(10K、4.7K電阻)進(jìn)入時(shí)鐘集成芯片芯片內(nèi)部的(PG要高于1.5V)當(dāng)供電與PG都正常后時(shí)鐘集成芯片芯片內(nèi)部才能正常工作,和晶體一起產(chǎn)生振蕩,在晶體的兩腳均可以看到波形。晶體的兩腳之間的阻值在450---700歐之間。在它的兩腳各有1V左右的電壓,由分頻器提供。他才能把14.318晶振送來的時(shí)鐘頻率放大或縮小后輸給主板的各個(gè)部件.      時(shí)鐘電路構(gòu)架    上面大家知道了它的各個(gè)主成部分后,再來看看它的整個(gè)構(gòu)架圖PLL是Phase-Locked Loop的縮寫,中文含意為鎖相環(huán)。PLL基本上是一個(gè)閉環(huán)的反饋控制系統(tǒng),它可以使PLL的輸出可以與一個(gè)參考信號(hào)保持固定的相位關(guān)系。PLL一般由鑒相器、電荷放大器(Charge Pump)、低通濾波器、壓控振蕩器、以及某種形式的輸出轉(zhuǎn)換器組成。為了使得PLL的輸出頻率是參考時(shí)鐘的倍數(shù)關(guān)系,在PLL的反饋路徑或(和)參考信號(hào)路徑上還可以放置分頻器。PLL的功能示意圖如下圖所示:        壓控振蕩器產(chǎn)生周期性的輸出信號(hào),假如其輸出頻率低于參考信號(hào)的頻率,鑒相器通過電荷放大器改變控制電壓使壓控振蕩器就的輸出頻率提高。假如壓控振蕩器的輸出頻率高于參考信號(hào)的頻率,鑒相器通過電荷放大器改變控制電壓使壓控振蕩器就的輸出頻率降低。低通濾波器的作用是平滑電荷放大器的輸出,這樣在鑒相器進(jìn)行微小調(diào)整的時(shí)候,系統(tǒng)趨向一個(gè)穩(wěn)態(tài)。      3.3v電源經(jīng)過二極管和電感進(jìn)入分頻器后,分頻器開始工作,和晶體一起產(chǎn)生振蕩,在晶體的兩腳均可以看到波形。晶體的兩腳之間的阻值在450---700歐之間。在它的兩腳各有1V左右的電壓,由分頻器提供。晶體兩腳常生的頻率總和是14.318M。       總頻(OSC)在分頻器出來后送到PCI槽的B16腳和ISA的B30腳。這兩腳叫OSC測試腳。也有的還送到南橋,目的是使南橋的頻率更加穩(wěn)定。在總頻OSC線上還電容。總頻線的對地阻值在450---700歐之間,總頻時(shí)鐘波形幅度一定要大于2V電平。假如開機(jī)數(shù)碼卡上的OSC燈不亮,先查晶體兩腳的電壓和波形;有電壓有波形,在總頻線路正常的情況下,為分頻器壞;無電壓無波形,在分頻器電源正常情況下,為分頻器壞;有電壓無波形,為晶體壞。       沒有總頻,南、北橋、CPU、CACHE、I/O、內(nèi)存上就沒有頻率。有了總頻,也不一定有頻率。總頻一定正常,可以說明晶體和分頻器基本上正常,主要是晶體的振蕩電路已經(jīng)完全正常,反之就不正常。      當(dāng)總頻產(chǎn)生后,分頻器開始分頻,R2將分頻器分過來的頻率送到南橋,在南橋處理過后送到PCI槽B8和ISA的B20腳,這兩腳叫系統(tǒng)測試腳,這個(gè)測試腳可以反映主板上所有的時(shí)鐘是否正常。系統(tǒng)時(shí)鐘的波形幅度一定要大于1.5V,這兩腳的阻值在450---700歐之間,由南橋提供。     在主板上RESET和CLK者是南橋處理的,在總頻正常下,假如RESET和CLK都沒有,在南橋電源正常情況下,為南橋壞。主板不開機(jī),RESET不正常,先查總頻。在主板上,時(shí)鐘線比AD線要粗一些,并帶有彎曲。


在線客服
 
 
 
 
 工作時(shí)間
周一至周五 :8:30-17:30
周六至周日 :9:00-17:00
 聯(lián)系方式
全國統(tǒng)一客服:400-186-6353
郵箱:sales@favor.cc
QQ1:2153888969